#### 题6.1解:

余3BCD码计数器计数规则为: 0011→0100→...→1100→0011→..., 由于采用异步清零和置数,故计数器应在1101时产生清零和置数信号。



图 题解6.1

#### 题6.2解:



#### 说明:

- 1、因为48过后,在十位计数器的时钟端出现了时钟信号的下降边沿,故有可能出现48异步清零后,计数器马上变成10的冒险现象;
- 2、解决方法:增大清零信号的时长(注意不是增大48存在的时长),考虑可以利用锁存器,并配合时钟CLK信号,将清零信号的时长增大为半个时钟周期。

#### 题6.6解:

由同步十进制计数器 74160 所构成的一个时序逻辑电路如图所示电路中当 M=1 和 M=0 时,计数器的模数各是多少?。



题解: 当 M=1 时, 计数器从 0100 计数到 1001, 构成模 6 计数器;

当 M=0 时, 计数器从 0010 计数到 1001, 故构成模 8 计数器。

#### 题6.7解:

解:实现8421BCD码计数器,可采取同步清零法; 5421BCD码计数器可采取置数法实现



图 题解6.7



### 题6.12解:





解法2:

若将Q1Q0作为MUX的地址码

则

D0=Q2+Q3

D1=D2=Q2

D3=Q2

### 题6.20 解:

这是一个能自启动的模7计数器。



### 题6.18 解:





(4) 画出电路图

$$D_{SL} = Q_1^n Q_2^n \overline{Q_3^n} + \overline{Q_0^n} \overline{Q_1^n} \overline{Q_2^n}$$



答案不唯一